|
需要购买此门答案请加qq2762169544(微信:2762169544)
东 北 大 学 继 续 教 育 学 院
计算机数字逻辑基础X 试 卷(作业考核 线上2) A 卷(共5 页)
总分 题号 一 二 三 四 五 六 七 八 九 十
得分
一、单项选择题。在备选答案中选出一个正确答案。(40分)
01. A+BC=( )。
A. A+B B. A+C C.(A+B)(A+C) D. B+C
02. 二进制数11001转换成十进制数应为( )。
A.18 B.25 C.32 D.45
03. 图1所示电路,输出F为( )。
A、AB B、A+B C、A⊙B D、A÷B
04. 图2所示电路,输出F为( )。
A、A⊙B B、AB C、A+B D、A÷B
05. 图3电路为NMOS( )。
A、与非门 B、异或门 C、与或非门 D、或非门
06. 石英晶体多谐振荡器的突出优点是( )。
A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭
07.以下电路中常用于总线应用的有( )。
A.三态门 B.OC门 C. 漏极开路门 D.CMOS与非门
08.若在编码器中有50个编码对象,则要求输出二进制代码位数至少应为( )位。
A.5 B.6 C.10 D.50
09. 一个16选一的数据选择器,其数据输入端有( )个。
A.1 B.2 C.4 D.16
10.用四选一数据选择器实现函数 ,应使( )。
A.D0=D2=0,D1=D3=1 B.D0=D2=1,D1=D3=0
C.D0=D1=0,D2=D3=1 D.D0=D1=1,D2=D3=0
11. 电路如图4所示,当X2X1X0=011时,F2F1F0=( )。
A、110 B、101 C、100 D、011
12. 电路如图4所示,当X2X1X0=111时,F2F1F0=( )。
A、000 B、011 C、101 D、010
13. 图5所示电路,当EN=1时,( )。
A、 M为输入,N为输出 B、 N为输入,M为输出
C、 N为输入,EN为输出 D、 M为输入,EN为输出
14.欲使D触发器按Qn+1= n工作,应使输入D=( )。
A.0 B.1 C.Q D.
15.图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )。
A、10进制 B、5进制 C、11进制 D、6进制
16. 图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )。
A、10进制 B、9进制 C、6进制 D、8进制
17. 图6所示电路,D3D2D1D0=0110, B加高电平,C与A相连所构成的加法计数器是( )。
A、12进制 B、5进制 C、6进制 D、13进制
18. 图7所示电路为( )。
A、异步时序电路 B、同步时序电路
C、同步组合电路 D、异步组合电路
19. 256×4的RAM构成容量为4K×8的RAM,需要的片数为( )。
A.2 B.4 C.8 D.32
20. 一个RAM芯片有10条地址线,8条输出线,该芯片能存储二进制数码的个数为( )。
A、1024×8个 B、102 个 C、210×8个 D、210 个
二、判断题(30分)
1. RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )
A错误 B正确
2. 施密特触发器有两个稳态。( )
A错误 B正确
3. 十进制数97转换成二进制数为1100001。( )
A错误 B正确
4. 八进制数(16)8比十进制数(16)10小。( )
A错误 B正确
5. 将模拟量转换为数字量的过程称为模/数转换。( )
A错误 B正确
6. 同步时序电路具有统一的时钟CP控制。( )
A错误 B正确
7. 组合电路不含有记忆功能的器件。( )
A错误 B正确
8. D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
A错误 B正确
9. RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )
A错误 B正确
10. 同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )
A错误 B正确
11. 编码与译码是互逆的过程。( )
A错误 B正确
12. 构成时序电路必须有计数器。( )
A错误 B正确
13. 同步时序电路由组合电路和存储器两部分组成。( )
A错误 B正确
14. 时序电路不含有记忆功能的器件。( )
A错误 B正确
15. 多谐振荡器因为经过多次谐振才产生矩形波,所以称它为多谐振荡器。( )
A错误 B正确
三、(10分)试用卡诺图化简下列逻辑函数。
1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
2. F=∑m(1,3,5,9)+∑d(7,11,13
四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下:
2≤X≤5时 F=X+2
X<2时 F=1
X>5时 F=0
五、(10分)试用图9所示74161采用预置端送0法构成十二进制计数器。
图9
|
|