作业辅导网

 找回密码
 立即注册

QQ登录

只需一步,快速开始

作业辅导、毕业论文、学业辅导,请加qq2762169544(微信:2762169544)
查看: 1539|回复: 0
打印 上一主题 下一主题

64K×1位DRAM芯片通常制成两个独立的128×256阵列。若存储器的读

[复制链接]

4万

主题

4万

帖子

4万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
48440
跳转到指定楼层
楼主
发表于 2021-8-9 13:48:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
需要购买此门答案请加qq2762169544(微信:2762169544)
64K×1位DRAM芯片通常制成两个独立的128×256阵列。若存储器的读/写周期为0.5μs,则对集中式刷新而言,其“死区”时间是多少?如果是一个256K×1位的DRAM芯片,希望能与上述64K×1位DRAM芯片有相同的刷新延时,则它的存储阵列应如何安排? (10 分)
4. 地址映象方法有哪几种?它们各有什么优缺点? (10 分)
5. 设某机字长为32位,CPU有32个32位通用寄存器,有8种寻址方式包括直接寻址,间接寻址、立即寻址、变址寻址等,采用R—S型单字长指令格式。共有120条指令,试问:
(1)该机直接寻址的最大存储空间为多少?
(2)若采用间接寻址,则可寻址的最大存储空间为多少?如果采用变址寻址呢?
(3)若立即数为带符号的补码整数,试写出立即数范围。 (10 分)
6. 如图所示为一CPU的结构框图。
(1)标明图中a、b、c、d四个寄存器的名称。
(2)简述取指令的操作流程。
(3)若加法指令格式与功能如下
  
其功能为:(AC)+(D)→AC
试分析执行加法指令的操作流程。
  (10 分)
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友
收藏收藏
需要购买此门答案请加qq2762169544(微信:2762169544)
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

作业辅导、毕业论文、学业辅导,考试辅导资料,请加qq2762169544(微信:2762169544)

Archiver|手机版|小黑屋|作业辅导网  

GMT+8, 2024-11-17 01:52 , Processed in 0.031778 second(s), 25 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表